Modulbeschreibung

Digital Design

Kurzzeichen:
M_DigDes
Unterrichtssprache:
Deutsch
ECTS-Credits:
3
Leitidee:

Die Studierenden lernen auf systematische Art und Weise, digitale Schaltungen auf der Basis von VHDL zu entwerfen, zu simulieren und zu realisieren.

Modulverantwortung:
Prof. Dr. Zbinden Paul
Standort (angeboten):
Rapperswil-Jona
Modultyp:
Wahlpflicht-Modul für Elektrotechnik STD_05(Empfohlenes Semester: 2)Kategorien:Grundlagen Elektrotechnik (E-g), Technik (E-et)
Wahlpflicht-Modul für Elektrotechnik STD_14(Empfohlenes Semester: 4)Kategorien:Grundlagen Elektrotechnik (E-g), Technik (E-et)
Wahlpflicht-Modul für Elektrotechnik STD_21(Empfohlenes Semester: 4)Kategorien:Grundlagen Elektrotechnik (E-g), Technik (E-et)
Modulbewertung:
Note von 1 - 6

Leistungsnachweise und deren Gewichtung

Modulschlussprüfung:
Schriftliche Prüfung, 120 Minuten

Inhalte

Modul- und Lerninhalt:
  • Designbeschreibung für digitale Systeme mit VHDL
    • Simulation und Test digitaler Schaltungen mit VHDL (Simulationsaufbau, zeitliches Verhalten, Ablaufstrukturen, Simulationsablauf) 
  • Schaltungsbeschreibung und Schaltungssynthese sequentieller Systeme mit VHDL
    • Spezielle sequentielle Baublöcke (Register/Speicher, Zähler, Flankendetektor, Pulsdetektor,  etc.)
  • Realisierung digitaler Schaltungen auf FPGA

 

Änderungen vorbehalten